SoC 개발 직무 관련하여 질문드립니다. > 진학/학업

본문 바로가기

SoC 개발 직무 관련하여 질문드립니다.

페이지 정보

PhDBaek 작성일2019-10-13 16:16

본문

사이엔지 선배님들 안녕하십니까 현재 전자공학과에 재학중인 학부생입니다.
다름아니라 SoC나 시스템 반도체 회로설계 관련해서 질문드릴게 있어 글을 올리게 되었습니다.
먼저 저는 전자공학내에 있는 이런저런 분야 중에 반도체 집적회로나 SoC, 시스템 반도체 회로 쪽에 관심이 많은 편입니다. 그리고 원래 꿈이 연구하면서 사는거라 대학원 진학은 어느정도 결정했습니다. 그런데 궁금한게 SoC안에도 다양한 분야가 있다고 들었습니다. 칩 하나에 CPU, GPU, MODEM, ISP, DISPLAY, 요즘 인공지능을 위한 NPU 등 으로 구성되어 있고 부품별로 여러가지 IP가 적용되는 걸로 알고 있습니다. IP의 경우 자체 개발을 하는 경우도 있고 다른 기업이나 연구소에 만든 IP를 쓰는 걸로 압니다.
그럼 SoC 설계 연구실에도 각각의 IP를 효율적으로 연결하여 전체적인 soc칩을 만드는 연구실과 전체적인 시스템 보다는 각 부품별 IP를 개발하는 연구실이 있는 건가요? 둘다 하는 경우도 있을까요?? 또한 대학원에서 SoC관련하여 IP나 이 IP들을 잇는 과정에 대해 좋은 연구실적을 쌓고 논문을 내면  대기업 시스템 반도체 회로설계 팀으로 갈 수 있는지 궁금합니다.

댓글 2

Jayden님의 댓글

Jayden

현업 종사자입니다. 말씀하신 IP를 효율적으로 연결해서 전체적인 SOC 칩을 만드는 연구실도 존재는 합니다. 하지만 필드에서 IP라고 불리우는 것은 일정 fee를 제공하는 계약을 하고 구입하기 때문에 비용적인 부분이 발생합니다. 연구실에 자금이 많거나 회사와 프로젝트를 하면 실제 IP를 볼 수 있는 기회가 생길 수도 있습니다. 하지만 회사에서 IP구매시 제 3자가 사용하는 것도 NDA에 포함하지 않기 때문에 극히 제한적일 겁니다. 그래서 일반적인 연구실에서는 Open IP를 많이 이용하고요. IP를 연결하는 과정에 대해 좋은 실적을 내는 것은 프로젝트 성과인데 가능은 합니다. 하지만 이것을 논문을 내는 것은 완전히 다른 얘기 입니다. IP conection을 하는게 논문이 되는것은 아니고 IP connection이 기존보다 효율적이게 됐다던가(이 관점은 전력감소 사이즈 감소 등등 관점에 따라서 다릅니다.) 하는 것은 논문이 됩니다.
대기업에서 시스템반도체 회로설계라고 하는 것은 상당히 광범위합니다. 정말 많은 분야로 세분화되어 있죠. IP connection을 주로 하신다면 BUS part 쪽으로 생각하실 수 있습니다. 실제 설계는 연차가 꽤 된 분들이 하고 들어가시면 초반에 verification 위주로 진행하실 겁니다.

PhDBaek님의 댓글

PhDBaek 댓글의 댓글

//Jayden 현직자분께서 직접 답변해주시다니 정말 감사합니다.. soc나 vlsi 설계 연구실에선 주로 저전력, 고효율, 사이즈 감소, 더 집적화 같이 기존 ip 커넥션 보다 더 향상된 결과를 기반으로 논문을 낸다는 말씀이시군요.. 이 쪽 분야에 아직도 연구항 부분이 많이 남아있겠지요??

진학/학업

SLIDE UP

모바일에서는 읽기만 가능합니다.
PC 버전 보기
© 2002 - 2015 scieng.net